AD9546BCPZ

Analog Devices
584-AD9546BCPZ
AD9546BCPZ

Fabricante:

Descripción:
Sintetizador de reloj / depurador de fluctuación Dual DPLL Digitized Clock Synchronizer

Modelo ECAD:
Descargue Library Loader gratis para convertir este archivo para su herramienta ECAD. Conozca más sobre el modelo ECAD.

En existencias: 636

Existencias:
636 Se puede enviar inmediatamente
Plazo de entrega de fábrica:
10 Semanas Tiempo estimado de producción de fábrica para cantidades superiores a las que se muestran.
Mínimo: 1   Múltiples: 1
Precio unitario:
₡-
Precio ext.:
₡-
Est. Tarifa:

Precio (CRC)

Cantidad Precio unitario
Precio ext.
₡25 323 ₡25 323
₡21 715 ₡217 150
₡20 747 ₡518 675

Atributo del producto Valor de atributo Seleccionar atributo
Analog Devices Inc.
Categoría de producto: Sintetizador de reloj / depurador de fluctuación
RoHS:  
10 Output
500 MHz
CML, HCSL, LVDS
Differential, Single-Ended
LFCSP-48
1.7 V
1.89 V
- 40 C
+ 85 C
SMD/SMT
Tray
Marca: Analog Devices
Kit de desarrollo: AD9546/PCBZ
Corriente de suministro operativa: 325 mA
Dp - Disipación de potencia : 760 mW
Producto: Clock Synchronizers
Tipo de producto: Clock Synthesizers / Jitter Cleaners
Cantidad de empaque de fábrica: 260
Subcategoría: Clock & Timer ICs
Tipo: DPLL Digitized
Productos encontrados:
Para mostrar productos similares, seleccione al menos una casilla de verificación
Seleccione al menos una de las casillas de verificación anteriores para mostrar productos similares en esta categoría.
Atributos seleccionados: 0

Esta funcionalidad requiere que JavaScript esté habilitado.

CNHTS:
8542399000
CAHTS:
8542390000
USHTS:
8542390090
MXHTS:
8542399999
ECCN:
EAR99

AD9546 Dual DPLL Digitized Clock Synchronizer

Analog Devices Inc. AD9546 Dual DPLL Digitized Clock Synchronizer combines digitized clocking technology that efficiently transports and distributes clock signals in systems. Digitized clocking on the AD9546 allows the design of flexible and scalable clock transport systems with well-controlled phase (time) alignment. The AD9546 is ideal for the design of network equipment that must meet the synchronization requirements for IEEE® 1588™ boundary clocks per ITU-T G.8273.2 Class D. Additionally, digitized clocking is also relevant in applications requiring the accurate transport of frequency and phase to multiple usage endpoints, such as, distributing synchronized system reference (SYSREF) clocks to an array of ADC channels.