SN74HC166N

Texas Instruments
595-SN74HC166N
SN74HC166N

Fabricante:

Descripción:
Registros de cambio de contadores 8-Bit Parallel-Load

Modelo ECAD:
Descargue Library Loader gratis para convertir este archivo para su herramienta ECAD. Conozca más sobre el modelo ECAD.

En existencias: 748

Existencias:
748 Se puede enviar inmediatamente
Plazo de entrega de fábrica:
12 Semanas Tiempo estimado de producción de fábrica para cantidades superiores a las que se muestran.
Mínimo: 1   Múltiples: 1
Precio unitario:
₡-
Precio ext.:
₡-
Est. Tarifa:

Precio (CRC)

Cantidad Precio unitario
Precio ext.
₡1 090 ₡1 090
₡806 ₡8 060
₡731 ₡18 275
₡650 ₡65 000
₡609 ₡152 250
₡586 ₡293 000
₡562 ₡562 000
₡542 ₡1 355 000
₡532 ₡2 660 000

Atributo del producto Valor de atributo Seleccionar atributo
Texas Instruments
Categoría de producto: Registros de cambio de contadores
RoHS:  
Serial/Parallel to Serial
1 Circuit
8 bit
PDIP-16
HC
CMOS
5 / 3
150 ns, 30 ns, 26 ns
2 V
6 V
- 40 C
+ 85 C
Tube
Marca: Texas Instruments
Función: 8 Bit Parallel Load
Estilo de montaje: Through Hole
Número de líneas de salida: 3 Line
Voltaje de alimentación operativo: 2 V to 6 V
Tipo de producto: Counter Shift Registers
Serie: SN74HC166
Cantidad de empaque de fábrica: 25
Subcategoría: Logic ICs
Peso de la unidad: 1 g
Productos encontrados:
Para mostrar productos similares, seleccione al menos una casilla de verificación
Seleccione al menos una de las casillas de verificación anteriores para mostrar productos similares en esta categoría.
Atributos seleccionados: 0

Esta funcionalidad requiere que JavaScript esté habilitado.

CNHTS:
8542399000
CAHTS:
8542390000
USHTS:
8542390090
JPHTS:
8542390990
TARIC:
8542319000
MXHTS:
8542399999
ECCN:
EAR99

SN74HC166 8-Bit Parallel-Load Shift Registers

Texas Instruments SN74HC166 8-Bit Parallel-Load Shift Registers feature gated clock inputs (CLK, CLK INH) and an overriding clear (CLR) input. The shift/load (SH/LD) input establishes the parallel-in or serial-in modes. When high, SH/LD enables the serial (SER) data input and couples the eight flip-flops for serial shifting with each clock (CLK) pulse. When low, the parallel (broadside) data inputs are enabled, and synchronous loading occurs on the next clock pulse. Serial data flow is inhibited during parallel loading. Clocking is accomplished on the low-to-high-level edge of CLK through a 2-input positive-NOR gate. This feature permits one input to be used as a clock-enable or clock-inhibit function. Holding either CLK or CLK INH high inhibits clocking; holding either low enables the other clock input. This feature allows the system clock to run freely, and the register can be stopped on command with the other clock input. CLK INH should be changed to the high level only when CLK is high. The CLR on the Texas Instruments SN74HC166 overrides all other inputs, including CLK, and resets all flip-flops to zero.